Description
BIT输入存储了下一个比较开始时的位编号。通常它和最后一一个不可比较的位编号相同。因为最后一个不可比较的位编号存储在输出BN中,所以相同的基准地址可以用在BIT和BN上。一个比较通常在BIT后的第—位开始:因此最初的BIT的值应该小于开始比较的位的编号(例如0,在%100提示:如果在位串的其他位置开始下一个比较,可以输入不同的BIT和BN基准地址。如果BIT的值超出了位串的长度,在第二次比较前BIT会被置0。只要模块使能激活,就向右传递能流。模块的其他输出将取决于相应的屏蔽位的状态。如果IN1和IN2中所有的相对应的位匹配,模块将设置不可比较位的输出MC为0并置BN为输入位串的最高位的编号。然后比较停止。
GIDDINGS& LEWIS D/A CONVERTOR 501-03210-00/502-02822-00
501-03210-00/502-02822-00 GIDDINGS&LEWIS D/A CONVERTOR
Expedited shipping available