Description
可配置的系统失败等待时间必须基于两两个CPU到达同步点之间的最大差异值。例如,如果一个CPU可能花20ms进行扫描通讯而另一个可能花95ms在同样的扫描周期,失败等待时间最少应该设置为80ms(80>95-20),以防止产生意外的同步丢失。确认此值时,逻辑执行时间和其它时间段的情况也必须被考虑。可以使用“持续扫描模式”和“持续窗口模式”,或者设置系统通讯窗口到“限制”模式并选择–个较小的窗口执行时间这些方法来减小可能的应用程序执行时间的差异。
Giddings and Lewis 502-03064-00 Digital I/O Board
GIDDINGS & LEWIS 502-03677-20 USPP 5020367720
GIDDINGS & LEWIS M.1017.6101 NSFP M10176101